ПредишенСледващото

Анотация: Целта на лекцията описва спусъците на различни видове алгоритми на техните настройки за работа, референтен дизайн, както и прилагане на методиката на някои общи функции.

Тригери и регистри са само представителни цифрови схеми, които имат вътрешна памет. Ако изхода на логическите схеми и комбинаторни чипове са еднозначно определени от текущите им входове, изход чип сигнали с вътрешна памет също зависят и от какъв вид на входните сигнали и последователността, в която ги получили в миналото, което означава, че си спомня поведението фон на веригата. Ето защо тяхното приложение ви позволява да се изгради много по-сложна и интелигентни цифрови устройства, отколкото в случай на обикновени чипове без памет. Чипове с вградената памет също се наричат ​​серийни или последователни, за разлика от комбинационни схеми.

Джапанки и регистри запазват паметта си само толкова дълго, колкото им захранващо напрежение. С други думи, паметта им е вид RAM (за разлика от енергонезависима памет и препрограмируеми енергонезависима памет. Изключване на захранването, което не пречи на информация за магазина). След изключване на захранването и последващите задействания включване и регистри се движат в случаен държава, която е, техните изходни сигнали могат да бъдат инсталирани в логиката на едно ниво, а в логическото ниво нула. Това трябва да се има предвид, когато изготвянето на схеми.

Голямото предимство на джапанки и регистри в сравнение с други видове чипове с памет е на възможно най-високата скорост (т.е. минимум работата на забавянето във времето и допустима работна честота максимална скорост). Ето защо спусъците и регистри са понякога се нарича кеш памет. Въпреки това, недостатък на джапанки и регистрира, че количеството на вътрешната памет е много малък, те може да се съхранява само определени сигнали, битове (тригери) или отделните кодове, байтове, думите (регистри).

Спусъкът може да се счита като един бит и индекс - като клетка мулти-малко памет, която се състои от няколко джапанки свързани паралелно (конвенционален паралелно регистър), или последователно (сменящ регистър или, еквивалентно, регистър смяна).

Принципът на работа и разнообразието на тригери

В основата на всеки тригер (английски -. "Trigger" или "тригер") е диаграма на два логически елементи, които са обхванати от положителната обратна връзка (т.е., сигнали от изходите доставени на входа). В резултат на това превключване верига може да бъде в една от две стабилни състояния, където остават за неопределено време, докато се захранва.


Фиг. 7.1. Схема задейства клетъчна

Един пример на такава верига (така наречените тригер клетки) в две два входа и-НЕ елементи е показано на фиг. 7.1. В схемата има два обратна вход: -R - изчисти (от английски език Reset) и -S - инсталация (от английски SET), както и два изхода: пряк изход Q и обърнати изход-Q.

негативни импулси трябва да пристигнат в нейните входове не са в същото време за правилното функциониране на веригата. Появата на импулса на входа превежда -R -Q изходно устройство в състоянието, и тъй като в този случай -S сигнал единица, на изхода Q става нула. След Q сигнал се подава чрез верига за обратна връзка към входа на долния елемент. Ето защо, дори и след като пулса на -R състоянието на входния кръг не се променя (той остава при нулево Q, Q, остава на единица). По същия начин, когато импулс пристигането входния -S Q изход за единица и изход -Q - нула. Тези две стабилни състояния на спусъка клетки могат да се съхраняват за неопределено време, докато следващото импулсен вход - с други думи, веригата има памет.

Ако и двете на входния импулс ще дойде строго едновременно, мястото на действие на тези импулси в изходите на двата сигнала ще бъдат изолирани, а след импулсни изходи входните случайно попадат в една от двете стабилни държави. По същия начин, на случаен принцип един от две стабилни състояния на тригер клетка, когато се избира силата. Синхронизационната диаграма на спусъка клетка е показано на фиг.

Таблица 7.1. Таблицата с истината на спусъка клетката

Стандартната серия от цифрови ИС включва няколко типа чипове задейства различни методи за контрол. и входните и изходните сигнали. спусъците схемите са означени с буквата Т. вътрешните серия чипове са флип-флоп име телевизия TM и TR, в зависимост от вида на спусъка. (. Фигура 7.2) три типа са най-често:

  • RS-тригер (означен TP) - най-лесният спусъка, но рядко се използва (а).
  • JK-тригер (показано от TB) е най-трудно управлението, и се използва рядко (б).
  • D-тригер (означен с TM) - най-често срещаният тип на спусъка (и).

Един пример на RS-тригер е ТР2 чип в един корпус, които са четири RS-тригер. Две тригери имат един вход -R, и -S, и другите два тригера - един запис -R и два входа -S1 и -S2, групирани според функционира I. Всички спусъците да има само един директен изход. RS-тригер не се различава в зависимост от началната клетка, по-рано (вж. Фиг. 7.1). Отрицателният импулс на входа -R хвърля изход на нула, и отрицателен импулс на входа -S (или някоя от -S2 -S1 и вход) хвърля продукция на единица. Едновременно сигнали на входовете и -R -S превърнати изход за единица и след приключване на спусъка импулс пада на случаен принцип в една от неговите стабилни състояния. TP2 истината маса с два спусъка и -S2 -S1 настройка входове са показани в таблица. 7.2.


Фиг. 7.2. Тригери са три основни типа

JK-тригер е много по-сложна структура от RS-тригер. Той принадлежи към т.нар часовник тригер, т.е. той се задейства от ръба на часовник сигнал. Един пример е показан на фиг. 7.2 TV9 чип като в един пакет две JK-тригер с вход за нулиране и инсталиране и -R -S. Входове и -R -S работят точно същата като в RS-тригера, т.е. отрицателен импулс на входа -R установява директен достъп до обратната нула и - една и отрицателен импулс на входа -S установява директен достъп до устройството и обърнати - нула.

Въпреки това, състоянието на задействане може да се променя не само тези сигнали, но сигналите на J два входа за данни и К и часовник сигнал С Включване спусъка в този случай се появява на падане край на сигнал C (преход от единство на нула) в зависимост от състоянията на сигналите J и K. в един вход J и нула при входния K на предната сигнал C изход линия е установен в единица (обратна - нула). В нула при входен блок J и К на входа на фронтовете на сигнала с директен изход е настроен на нула (обратна - за единица). Когато отделни нива както на входа J и К от предната спусъка сигнал C променя състоянието на изхода си за обратна (наречена режим броене) на.

Таблица 7.3. истина маса JK-тригер TV9 на

Промени в прото-vopolozhnoe


Фиг. 7.3. Време диаграма на JK-тригер TV9

TV9 спусъка истина маса е показано в таблица. 7.3. времедиаграма - Фиг. 7.3.

Не може да се отговори правилно на неправилно формулиран въпрос. Нещо повече, тази формулировка се намира в много тестове.

На базата на тестовете са логически елементи на TTL или CMOS. Захранващото напрежение на положителните елементи. Когато се задава въпрос, по който има негативни сигнали, което предполага липса на култура на терминология. Нивата на сигнал в цифрови устройства се отличават като "високо" или "ниско", но не и отрицателен.

Следователно, правилни отговори се разглеждат като невалидни.

И масата на наблюдения върху същността на проблемите, които често не са свързани с основите на цифрови електрически схеми и до знанието на остаряла елементна база на местните производители.

Свързани статии

Подкрепете проекта - споделете линка, благодаря!