ПредишенСледващото

комутиращия блок Пространствената получаване на прехвърлянето на аудио кодови думи CL към друг без промяна на гнездото (фиг. 2.1).

Включване матрица е Raman машина с N входове и изходи за данни данни M и NxM превключване точки, които се контролират от контролните к входове, където количеството на последния се определя от вида на елементи, които превключване матрица е конструирана. Фиг. 5.1 показва прехвърлянето на информация към Ru2 Vhl1 Ru2 Илм. и ОИИ VhlN да ОИИ IlN.

Матрицата за превключване може да бъде показана под формата на интервал превключвател един етап с електронни контролирани комутационни точки, фиг. 2.2.

Прилагане на такава матрица може да се основава на различни електронни елементи: чипове И-ИЛИ, мултиплексори, демултиплексори, или програмируеми логически масиви, Фиг. 2.3.

Използването на мултиплексори или демултиплексори да се намали броят на входовете на CAM, тъй като информацията за мултиплексори или демултиплексори предават в кодирана форма (Fig.2.4). БПК схема може да бъде приложена на програмируеми масиви (фиг. 2.5). Независимо от метода за прилагане на превключване матрица връзка между VL и IL следва да бъде определен за слота време.

Например да приемем, действието на БПК 4 4 VL и IL 32 CI във всяка изградени мултиплексори (фиг. 2.6).

Vhdy AB мултиплексори се използват, за да изберете входния X0 ... X3. и Е, за да прочетете резолюцията, така че всички клетки в трицифрения САМ.

Ако се преминава в рамките на TI на цикъл <τj , то перенос возможен в одном цикле. При этом время задержки τЗ = (j – i ) τКИ (рис. 2.9).

Ако напротив TI> # 964; J, прехвърлянето се извършва в друг цикъл.

Вариант за изграждане на ключ временна схема изисква информация за запис в паметта на информация в същия ред и да го чете от ПР в различен ред. Това също така осъществява за една смяна цикъл във времето, тъй като отчитането се извършва в следващия цикъл. За да се ускори процеса на прехвърляне на запис в паметта на PL информация се произвежда в паралелен код. Тя изисква входни и изходни серийни преобразуватели паралелно код, и обратно - (. Фигура 2.10) паралелно към сериен код.

Ако използвате контрола на изходите:

Пиша и четене от DRI САМ - циклично, четене от и писане на ацикличнине на DRI САМ.

Вземете този пример.

Ru3 над прехвърля KI8 IL;

KI28 над трансфер KI1 IL;

В цикличен четене на САМ се включва към HV Ru3 KI8 IL и IL KI1 в KI28 VL.

В напиши регистрирате RH от своя страна всяка кодова дума един CI е преобразувана от сериен за паралелна код и R проводници, написани в клетката памет DRI. Ако контролът се използва на изхода, записът се извършва в една клетка, чийто брой съответства на CI в цикъла.

Четене на DRI, произведен от клетките, броят на които се определят от CAM паралелни код R проводници в регистър четене, където тя се превръща в сериен код получен в IL.

DRI капацитет е думата клетки битов код и капацитета на CAM 2 LG клетката измежду CI (броя на клетките DRI).

За контрол чрез входовете на вписване в DRI се произвежда в брой клетка, която се дава с САМ и цикличен четене. Липса на време за превключване единица, която превключване се извършва само за една цифрова линия.

За да се отговори на този проблем нараства скорост на превключване, т.е. използват превключване пътеки Е2, Е3 и допълнително включва използване на DRI паралел, които работят в режим на разделяне на писане и четене. Друг метод - използване на пространствена превключване стадии заедно с времето за превключване етапи.

Свързани статии

Подкрепете проекта - споделете линка, благодаря!