ПредишенСледващото

Decoder е специален случай на произволен код конвертори, обсъждани в "преобразуватели произволен код."

Decoder - една логическа схема, която преобразува двоично да едноместно код, когато само един от изходите на всички активни сигнал се появява. Броят на активните продукция в десетичен код съвпада с двоичен код се прилага към входните линии на декодера.

Принципът на работа на декодера е в основата на всички известни работен уред - домофон. Когато наберете номера на вратата, звънецът звъни само в един апартамент с определения брой.

Помислете декодер схема на три входа. Тъй като синтеза на логическия блок на аритметичен израз ( "конвертор произволни кодове"), представляващи масата за истина. Тъй като в нашия пример верига трябва да има три входа, броят на комбинациите на тези входове ще бъде равна, така че на изхода от веригата 8 ще означават входни сигнали с променлива индекс съответстващ на двоично теглото на освобождаването - 1, 2, 4 (Таблица 4.1.). изходни сигнали означени с индекса съответстваща на входовете предоставени от двоичен код в която изходът е активен. За синтезира верига ще се положителна логика, където активния слой е логическа 1.

Таблица 4.1. Таблицата истина за декодер с три входа активно ниво единица входните и изходните сигнали


Голяма картинка
Фиг. 4.1. Функционална схема на декодера на трите входа

Декодерите непременно едно и контрол на сигнала в реално въвеждане. осигуряващо работата на декодера в съответствие с неговата функция. В най-простия случай, даде възможност на сигнала (от английски език позволи. - Разрешение) може да се доставя до всяка от и порти, за извършване на изчислението на (4.1), както е показано на фиг. 4.2 червено. Ако след това той не влияе на работата на веригата (фиг. 4.2). Декодерът работи, както е описано по-горе. Ако след това всички изходи декодер са логически 0 независимо от състоянията на входните сигнали, т.е. всички изходи на дешифратора ще бъдат пасивни (в този случай нула) състояние.

Всички посочени по-горе логически елементи могат да бъдат приложени като отделни интегрални схеми (ICS) ниска степен на интеграция. По този начин сглобяването на четири 2-вход И-НЕ елементи комбинирани в един орган IP K155LA3 [4].

Интегралната схема (IC) - микроелектрониката продукт, изпълнявайки конкретна реализация функция сигнал и обработка, и с висока плътност опаковане на електрически свързани елементи, която се разглежда като единица [4. стр.9].

Степента на интеграция на IC - чип сложност експонента, характеризиращ се с редица елементи, съдържащи се в него и компонент [4. с.10]:

където - броят на членовете на ИК и компоненти.

Разграничаване малки интегрални схеми (MIS - малки интегрални схеми), среден (SIS), голям (LSI) и много голям мащаб (VLSI) степен на интеграция.


Голяма картинка
Фиг. 4.2. Функционална схема на три вход декодер с позволи сигнал

Фиг. 4.3 показват примери на условни графична нотация (ASB) декодери с активните входни ниво единица и изходните сигнали. Тук и на други места в ASB стои три области. Централна поле съдържа наименованието на функция, осъществявана от ЗК. В този случай, DC - от английски език. Decoder - декодер. Ляво поле съдържа определяне IC входове. Точно така - изходи за назначаване.


Фиг. 4.3. ASB декодери с активни единични входните и изходните сигнали: и - по един вход; б - на двата входа; в - до три входа; г - в четирите входа.

При вземането на отрицателната логика, когато активното ниво на всички сигнали е логиката нула, масата за истината на декодера на трите входа (таб. 4.2) ще съдържа не диагонални единици и нули. В този случай, от порядъка на комбинациите на входния сигнал в този случай е подходящо да се направи обратното - в първия ред да показва комбинация от нататък и така нататък до последния ред с комбинация.

Таблица 4.2. Таблицата истина за декодер с три входа активен нулево ниво на входните и изходните сигнали

Подкрепете проекта - споделете линка, благодаря!