ПредишенСледващото

С въвеждането на режима на високоскоростни UltraDMA (ATA / 66, ATA / 100, а след това и на по-/ 133), двуканална контролер IDE комуникация с памет чрез PCI автобус е станала твърде много натоварване автобуса. В допълнение, има високоскоростен Gigabit Ethernet, FireWire (100/200/400/800 Mbit / сек) и USB 2.0 (480 Mbit / сек). Отговорът на тези промени в баланса на силите започнаха да се премине към архитектурата на главината чипсет. В този контекст, главините - са специализирани интегрални схеми, които осигуряват предаването на данни между техните външни интерфейси. Тези връзки са "прилагат" интерфейси процесори връзка, памет, разширителни автобуси и периферни интерфейси (АТА, SATA, USB, FireWire, Ethernet). Тъй като един чип всички тези връзки не са свързани (твърде сложна структура и изисква много игли), чипсет е изработена обикновено от двойка основни центрове (северни и южни) свързани чрез канал висока производителност.

Северен Hub чипсет изпълнява същата функция като Northbridge автобус мост архитектура: свързва процесорна шина, паметта и AGP порт. Въпреки това, от южната страна на главината това вече не е PCI шината, и с висока производителност комуникационен интерфейс с южния център. този интерфейс трафик на 266 MB / сек и по-горе, в зависимост от чипсета. Ако чипсет е интегрирана графика, в северната част на главината и графичният контролер с всички свои интерфейси (аналогови и цифрови дисплеи интерфейси, местния автобус памет). Чипсет с интегрирана графика контролер може да има външна AGP порт, който е достъпен, когато блокирането на интегриран графичен контролер. Там чипове, в която AGP порт е чисто вътрешен вграден контролер агент съединение и външни графичен контролер за тях могат да бъдат свързани само чрез PCI автобус.

С въвеждането на PCI-E архитектура не се е променила много: северната главината (мост), вместо на AGP порт вече предлага висока производителност (8x или 16x) порт, а дори и чифт PCI-E портове за свързване на графичен адаптер. Тънки (1x) PCI-E пристанища могат да бъдат предоставени като северните и южните центрове (тя решава чипсет разработчика). В последния случай, в главната комплекс PCI-E «разпръскване» на два чипа на чипсета, свързани помежду си "марка" интерфейс. Използвайте PCI-E като единна комуникационна рамка, в чипсета не се наблюдава.

Свързани статии

Подкрепете проекта - споделете линка, благодаря!